Un estudio liderado por investigadores de la Universitat Politècnica de València (España) permite diseñar chips de altas prestaciones con mayor capacidad de procesamiento.
La clave reside en la incorporación de un nuevo modelo de línea de retardo que ocupa mucho menos espacio en el chip, hasta 300 veces menos, y que ha sido ideado por Ivana Gasulla, investigadora del Instituto de Telecomunicaciones y Aplicaciones Multimedia (iTEAM) de la UPV. Junto al equipo del iTEAM, en el estudio han participado también investigadores de la Universidad McGill de Canadá y la Universidad de Strathclyde, en Glasgow (Escocia).
“Las líneas de retardo se utilizan en todo tipo de comunicaciones para procesar datos, para retener información que posteriormente queremos analizar de una forma individual.
Son un componente fundamental en los chips; nuestro nuevo dispositivo, fabricado con tecnología fotónica de silicio estándar, abre la puerta a conseguir chips con más prestaciones; al reducirse el espacio ocupado por la línea de retardo, podemos incorporar nuevos componentes al circuito”, apunta José Capmany, director del iTEAM.
Being readily available online has meant that a larger number of people in the UK can now get a wide selection of anti-ED medications view here on line cialis as well. About 70% males with ED problems have the combination of any of these viagra sildenafil canada diseases. This drug helps to viagra sales uk erect the male reproductive organ and maintain the erection for the good intercourse. It improves functioning of discount online viagra lungs and kidneys. Según añade Ivana Gasulla, el avance principal que permite la reducción de espacio está en el empleo de una red de difracción de periodo muy corto como elemento principal de una línea de retardo, que es un componente fundamental a la hora de procesar señales ópticas.
“La red permite ahorrar espacio y componentes adicionales ya que la señal se retarda en transmisión y no en reflexión, por lo que no es necesario añadir acopladores ni circuladores para extraer la señal retardada al exterior”, explica Gasulla.
Los investigadores españoles, canadienses y escoceses han demostrado las prestaciones de este nuevo modelo de línea de retardo para comunicaciones digitales, alimentación de antenas, sistemas de comunicaciones móviles y buffers de memoria.
“Se puede aplicar en todos aquellos campos en los que se necesita retardar un bit para analizar una muestra. Además de aquellos en los que hemos testeado el equipo, podría aplicarse también para biofotónica”, añade Capmany.
Fuente: Noticias de la Ciencia
Los modelos de IA generativa como ChatGPT se entrenan con grandes cantidades de datos obtenidos…
El kit para desarrolladores NVIDIA Jetson Orin Nano Super está diseñado tanto para aficionados como…
Google ha presentado Veo 2, una IA que supera a Sora al generar videos realistas…
La nueva IA de Google es capaz de generar diseños de cualquier tipo sin necesidad…
Han pasado casi cinco meses desde el lanzamiento de SearchGPT. La prometedora función de búsqueda…
En los últimos años, los ingenieros han intentado crear sistemas de hardware que soporten mejor…